GOWIN FP Comp IP 和参考设计用户指南

高云标志

Gowin FP 复合 IP
用户指南 

IPUG1049-1.0E, 05/09/2024

版权所有 © 2024 广东高云半导体股份有限公司。 版权所有。  

GOWIN 徽标(小) 是广东高云半导体有限公司的商标,在中国、美国专利商标局和其他国家注册。所有其他被标识为商标或服务标记的文字和徽标均属于其各自所有者的财产。未经高云半导体事先书面同意,不得以任何形式或任何方式(电子、机械、影印、录音或其他方式)复制或传播本文件的任何部分。

免责声明 

GOWINSEMI 不承担任何责任,也不提供任何保证(无论明示或暗示),并且不对因使用材料或知识产权而导致的硬件、软件、数据或财产的任何损害负责,除非 GOWINSEMI 销售条款和条件中另有规定。GOWINSEMI 可随时更改本文档,恕不另行通知。任何依赖本文档的人都应联系 GOWINSEMI 以获取最新文档和勘误表。

修订历史

日期 版本 描述
05 年 09 月 2024 日 1.0E 初始版本已发布。

关于本指南

目的

Gowin FP Comp IP 用户指南旨在通过提供功能、端口、时序、GUI 和参考设计等描述来帮助您了解 Gowin FP Comp IP 的特性和使用方法。本手册中列出的软件屏幕截图和支持的产品基于 Gowin Software V1.9.9 Beta-3。由于软件如有更改,恕不另行通知,某些信息可能不再适用,可能需要根据正在使用的软件进行调整。

相关文件

最新的用户指南可在 GOWINSEMI 上获得 web站点。您可以在以下位置找到相关文档 www.gowinsemi.com:

术语和缩写

本手册中使用的术语和缩写如表 1-1 所示。

表 1-1 术语和缩写 

术语和缩写 意义
算术逻辑单元 算术逻辑单元
查找表 查找表
IP 知识产权
支持和反馈

高云半导体为客户提供全面的技术支持。如果您有任何问题、意见或建议,请随时使用下面提供的信息直接联系我们。

Web地点: www.gowinsemi.com

电子邮件: 支持@gowinsemi.com

超过view

Gowin FP Comp IP旨在以较少的逻辑资源实现整数加法和除法运算。Gowin FP Comp IP可以比较两个单精度浮点数。该IP支持可选的输出端口,例如A = B,A!= B,A> B,A> = B,A

表 2-1 Gowin FP Comp IP 覆盖范围view 

Gowin FP 复合 IP
逻辑资源 见表 2-2。
交付的文档。
设计 Files Verilog
参考设计 Verilog
试验台 Verilog
测试和设计流程
综合软件 高云合成
应用软件 Gowin软件(V1.9.9.Beta-3及以上版本)

笔记! 

对于支持的设备,您可以单击 这里 以获取信息。

特征

支持可选输出端口,如A=B、A!=B、A>B、A>=B、A

最大频率

Gowin FP Comp IP的最大频率主要由所选器件的速度等级决定。

延迟

Gowin FP Comp IP的延迟由配置参数决定。

资源利用

Gowin FP Comp IP 可用 Verilog 实现,设计在不同器件、不同密度、不同速度、不同等级时,其性能和资源利用率可能有所不同。以 Gowin GW2A 55 系列 FPGA 为例,资源利用率如表 2-2 所示。其他器件的资源利用率请参考后续发布信息。

表 2-2 资源利用率

设备 速度等级 资源名称 资源利用
GW2A-55 C8/I7 寄存器 5
查找表 110
算术逻辑单元 38
输入输出缓冲器 13

功能描述

Gowin FP Comp IP可以实现两个单精度浮点数的比较,用户在生成该模块时可以根据需求配置参数。

端口列表

Gowin FP Comp IP IO 端口详细信息如表 4-1 所示,端口图如图 4-1 所示。

图 4-1 Gowin FP Comp IP IO 端口图 

图 4-1

表 4-1 Gowin FP Comp IP IO 端口列表

信号 输入/输出 描述
时钟 输入 时钟信号
恢复时间 输入 复位信号,低电平有效
ce 输入 时钟使能信号,高电平有效(可选)
数据_a 输入 输入
数据_b 输入 输入 b
艾比 输出 a=b(可选)
或者 输出 a!=b (可选)

 

信号 输入/输出 描述
安保 输出 a>b(可选)
年龄 输出 a> = b(可选)
白蛋白 输出 a<b(可选)
亚勒 输出 a<=b(可选)
无序 输出 NaN(可选)
结果 输出 输出结果

时序说明

本节介绍Gowin FP Comp IP的时序,Gowin FP Comp IP的时序如图5-1所示。

图 5-1 Gowin FP Comp IP 信号时序  

图 5-1

如上图所示,输入两个单精度浮点型数据后,延迟一个时钟周期输出比较的结果。

GUI 配置

IP 生成

点击“Tools > IP Core Generator > DSP and Mathematics”来调用并配置FP Comp;也可以使用工具栏图标来打开IP,如图6-1所示。

图 6-1 通过图标打开 GUI

图 6-1

配置界面

Gowin FP Comp IP配置界面如图6-2所示。

图 6-2 Gowin FP IP 配置界面 

图 6-2

本手册以 GW2A-55 芯片及 GW2A-LV55PG484C8/I7 型号为例amp勒。

  • 您可以在“Create In”文本框中配置生成的IP核文件夹的路径。
  • 可以配置生成的IP file 名字在“File 名称”文本框。
  • 您可以在“模块名称”文本框中配置生成的IP模块名称。

参考设计

请参阅 Gowin FP Comp IP 参考设计 详情请访问 Gowinsemi web地点。

File 送货

交货 file Gowin FP Comp IP 包括文档和参考设计。

文档

该文件夹主要包含PDF版本的用户指南。

表8-1 文件列表 

姓名 描述
IPUG1049,Gowin FP Comp IP使用指南 Gowin FP Comp IP 用户指南,即本
参考设计

Gowin FP Comp IP RefDesign 文件夹包含网表 file, 用户参考设计, 约束 file, 顶层 file和项目 file, ETC。

表 8-2 Gowin FP Comp IP RefDesign 文件夹内容列表

姓名 描述
顶部 v 参考设计顶层模块
FP_Comp.cst 项目物理限制 file
FP_Comp.sdc 项目时间限制 file
FP_Comp.rao 在线逻辑分析仪 file
fp_comp.v 生成 FP Comp IP 顶层 file, 加密的

文件/资源

GOWIN FP Comp IP 和参考设计 [pdf] 用户指南
IPUG1049-1.0E、FP Comp IP 和参考设计、Comp IP 和参考设计、IP 和参考设计、参考设计、设计

参考

发表评论

您的电子邮件地址不会被公开。 必填字段已标记 *