Nios V 处理器英特尔 FPGA IP 软件

Nios® V 处理器英特尔® FPGA IP 发行说明
英特尔® FPGA IP 版本 (XYZ) 编号可随每个英特尔 Quartus® Prime 软件版本而变化。 一个变化:
- X 表示 IP 的重大修订。 如果更新 Intel Quartus Prime 软件,则必须重新生成 IP。
- Y 表示 IP 包含新功能。 重新生成您的 IP 以包含这些新功能。
- Z 表示 IP 包含较小的更改。 重新生成您的 IP 以包含这些更改。
相关信息
- Nios V 处理器参考手册
提供有关 Nios V 处理器性能基准、处理器架构、编程模型和内核实现的信息(英特尔 Quartus Prime 专业版用户指南)。
- Nios II 和嵌入式 IP 发行说明
- Nios V 嵌入式处理器设计手册
描述如何最有效地使用这些工具,推荐设计风格,以及使用 Nios® V 处理器和英特尔提供的工具开发、调试和优化嵌入式系统的实践(英特尔 Quartus Prime 专业版用户指南)。 - Nios® V 处理器软件开发人员手册
描述了 Nios® V 处理器软件开发环境、可用的工具以及构建在 Nios® V 处理器上运行的软件的过程(英特尔 Quartus Prime 专业版用户指南)。
Nios® V/m 处理器英特尔 FPGA IP(英特尔 Quartus Prime 专业版)发行说明
Nios® V/m 处理器英特尔 FPGA IP v22.3.0
表 1. v22.3.0 2022.09.26
| 英特尔 Quartus Prime 版本 | 描述 | 影响 |
| 22.3 | • 增强的预取逻辑。 更新了以下性能和基准数据:
— FMAX - 区域 — 德里斯通 — 核心马克 • 从中删除 exceptionOffset 和 exceptionAgent 参数 _hw.tcl。 笔记: 仅影响 BSP 生成。 对 RTL 或电路没有影响。 • 更改调试重置: — 添加了 ndm_reset_in 端口 — 将 dbg_reset 重命名为 dbg_reset_out。 |
– |
Nios® V/m 处理器英特尔 FPGA IP v21.3.0
表 2.v21.3.0 2022.06.21
| 英特尔 Quartus Prime 版本 | 描述 | 影响 |
| 22.2 | • 新增重置请求接口
• 删除了导致锁存接口的未使用信号 • 修复了调试重置问题: — 更新了 ndmreset 的路由以防止调试模块重置。 |
– |
Nios® V/m 处理器英特尔 FPGA IP v21.2.0
表 3. v21.2.0 2022.04.04
| 英特尔 Quartus Prime 版本 | 描述 | 影响 |
| 22.1 | • 添加了新的设计示例ampNios® V/m 处理器 Intel FPGA IP 内核参数编辑器中的文件:
— uC/TCP-IP IPerf Examp设计 — uC/TCP-IP 简单套接字服务器示例amp设计 |
– |
| • 错误修复:
— 解决了导致对 MARCHID、MIMPID 和 MVENDORID CSR 的不可靠访问的问题。 — 启用调试模块的复位功能,以允许通过调试器复位内核。 — 启用了对触发器的支持。 Nios V 处理器内核支持 1 个触发器。 — 解决了报告的综合警告和 lint 问题。 — 解决了导致返回向量损坏的调试 ROM 问题。 — 修复了阻止从调试模块访问 GPR 31 的问题。 |
– |
Nios V/m 处理器英特尔 FPGA IP v21.1.1
表 4. v21.1.1 2021.12.13
| 英特尔 Quartus Prime 版本 | 描述 | 影响 |
| 21.4 | • 错误修复:
— 触发器寄存器可访问但触发器不受支持,问题已修复。 |
访问触发寄存器时提示非法指令异常。 |
| • 添加了新的设计示例ampNios V/m 处理器 Intel FPGA IP 内核参数编辑器中的文件。
— GSFI 引导加载程序 Examp设计 — SDM 引导加载程序 Examp设计 |
– |
Nios V/m 处理器英特尔 FPGA IP v21.1.0
表 5.v21.1.0 2021.10.04
| 英特尔 Quartus Prime 版本 | 描述 | 影响 |
| 21.3 | 初始版本 | – |
Nios V/m 处理器英特尔 FPGA IP(英特尔 Quartus Prime 标准版)发行说明
Nios V/m 处理器英特尔 FPGA IP v1.0.0
表 6. v1.0.0 2022.10.31
| 英特尔 Quartus Prime 版本 | 描述 | 影响 |
| 22.1标准 | 初始版本。 | – |
档案
英特尔 Quartus Prime 专业版
Nios V 处理器参考手册档案
有关本用户指南的最新和以前版本,请参阅 Nios® V 处理器参考手册。 如果未列出 IP 或软件版本,则适用先前 IP 或软件版本的用户指南。
IP 版本与最高 v19.1 的英特尔 Quartus Prime 设计套件软件版本相同。 从 Intel Quartus Prime Design Suite 软件版本 19.2 或更高版本开始,IP 核具有新的 IP 版本控制方案。
Nios V 嵌入式处理器设计手册档案
有关本用户指南的最新和以前版本,请参阅 Nios® V 嵌入式处理器设计手册。 如果未列出 IP 或软件版本,则适用先前 IP 或软件版本的用户指南。
IP 版本与最高 v19.1 的英特尔 Quartus Prime 设计套件软件版本相同。 从 Intel Quartus Prime Design Suite 软件版本 19.2 或更高版本开始,IP 核具有新的 IP 版本控制方案。
Nios V 处理器软件开发人员手册档案
有关本用户指南的最新和以前版本,请参阅 Nios® V 处理器软件开发人员手册。 如果未列出 IP 或软件版本,则适用先前 IP 或软件版本的用户指南。
IP 版本与最高 v19.1 的英特尔 Quartus Prime 设计套件软件版本相同。 从 Intel Quartus Prime Design Suite 软件版本 19.2 或更高版本开始,IP 核具有新的 IP 版本控制方案。
英特尔 Quartus Prime 标准版
有关 Intel Quartus Prime Standard Edition 的 Nios V 处理器的信息,请参考以下用户指南。
相关信息
- Nios® V Embedded Processor Design Handbook 描述如何最有效地使用工具,推荐设计风格,以及使用 Nios® V 处理器和 Intel 提供的工具开发、调试和优化嵌入式系统的实践(Intel Quartus Prime Standard Edition User Guide ).
Nios® V 处理器参考手册
- 提供有关 Nios V 处理器性能基准、处理器架构、编程模型和内核实现的信息(英特尔 Quartus Prime 标准版用户指南)。
Nios® V 处理器软件开发人员手册
- 描述了 Nios® V 处理器软件开发环境、可用工具以及构建在 Nios® V 处理器上运行的软件的过程(英特尔 Quartus Prime 标准版用户指南)。
Nios® V 处理器英特尔® FPGA IP 发行说明 8
文件/资源
![]() |
英特尔 Nios V 处理器 英特尔 FPGA IP 软件 [pdf] 用户指南 Nios V 处理器英特尔 FPGA IP 软件、处理器英特尔 FPGA IP 软件、FPGA IP 软件、IP 软件、软件 |
![]() |
英特尔 Nios V 处理器英特尔 FPGA IP [pdf] 用户指南 Nios V 处理器英特尔 FPGA IP、处理器英特尔 FPGA IP、英特尔 FPGA IP、FPGA IP、IP |






